То maco - по конкретному случаю спорить не буду
Но по множеству МВ АМ3 и выше - для разрешения формирования других напряений - контролируется только " CPU_VDDNB " - написал "+1" по памяти - ну типа "дергните эту загогуленку слева от большой круглой херни"
А вот как конролируется - уже дело схемотехники конкретной МВ , на многих м/сх управления ШИМ - есть отделиный - PG_VDDNB , или просто через транзисторчики - наличие напряжения , или с "общего" (в данном случае CPU_PWR_GOOD ) - ИМНО , фантазии проектировщика
А это изменение последовательности - существенно изменяет порядок измерения при дефектовке МВ
Раньше ШИМ CPU запускался последним ...
То maco - по конкретному случаю спорить не буду

Но по множеству МВ АМ3 и выше - для разрешения формирования других напряений - контролируется только " CPU_VDDNB " - написал "+1" по памяти - ну типа "дергните эту загогуленку слева от большой круглой херни"
А вот как конролируется - уже дело схемотехники конкретной МВ , на многих м/сх управления ШИМ - есть отделиный - PG_VDDNB , или просто через транзисторчики - наличие напряжения , или с "общего" (в данном случае CPU_PWR_GOOD ) - ИМНО , фантазии проектировщика
А это изменение последовательности - существенно изменяет порядок измерения при дефектовке МВ
Раньше ШИМ CPU запускался последним ...